[8051]-接腳說明 [CH02-p3]
[8051]-接腳說明 [CH02-p3]
資料來源:http://media.nihs.tp.edu.tw/user/yangmf/?active=media
英文名稱
|
腳位
|
中文名稱
|
功能說明
|
P0
(AD0~AD7)
|
32~39
|
輸入/輸出埠0
|
8位元開汲極(Open Drain)結構之雙向 I / O 埠,可位元定址 (個別設定接腳為輸入或輸出),每支腳可推動8個LS 型的 TTL 負載,當成一般 I / O 使用時,須外接提升電阻 (2KΩ~10KΩ),以避免接腳浮接,準位不確定。當存取外部記憶體時,此埠為多工接腳,先送出低位元組位址(A0~A7),同時CPU 將其閂鎖在閂鎖器中,再與埠2之高位元組位址(A8~A15)組合成一16位元位址,定址最大64K的記憶體位址,然後資料再經由此埠進出。
|
P1
|
1~8
|
輸入/輸出埠1
|
8位元含內部提升電阻 (約 20 KΩ~30KΩ) 之雙向 I / O 埠,可位元定址,每支腳可推動4個 LS 型 TTL 負載。
|
P1.0(T2)
|
1
|
僅8052版才有
|
計時/計數器2之計數輸入腳。
|
P1.1(T2EX)
|
2
|
僅8052版才有
|
計時/計數器2之觸發輸入腳。
|
P2
(A15~A8)
|
21~28
|
輸入/輸出埠2
|
8位元含內部提升電阻 (約 20 KΩ~30KΩ) 之雙向 I / O 埠,可位元定址,每支腳可推動4個 LS 型 TTL 負載。當存取外部記憶體時,此埠負責送出高位元組位址(A8~A15)。
|
P3
|
10~17
|
輸入/輸出埠3
|
8位元含內部提升電阻 (約 20 KΩ~30KΩ) 之雙向 I / O 埠,可位元定址,每支腳可推動4個 LS 型 TTL 負載。
|